## Cortex-M4에서 PQC 알고리즘 구현 가이드

# PQC Algorithm Implementation Guide on Cortex-M4

국민대학교 사이버보안학과 암호 및 보안 공학 연구실

서 석 충

김 영 범

최 용 렬

## - 목 차 -

제 1 장 개요

- 제 2 장 Cortex-M4 및 개발 환경 구축
  - 제 2.1 절 Cortex-M4
  - 제 2.2 절 CUBE-IDE 개발환경 구축 방법
  - 제 2.3 절 kpqm4 빌드 및 벤치마크 방법
- 제 3 장 pqm4에 적용된 구현 기술 분석 및 가이드
  - 제 3.1 절 keccak-f1600
  - 제 3.2 절 Modular Arithmetic and Butterfly
  - 제 3.3 절 Streaming coefficient strategy
  - 제 3.4 절 Better Accumulation
  - 제 3.5 절 Asymmetric Multiplication
  - 제 3.6 절 Merging Strategy
  - 제 3.7 절 Binary Field Multiplication
- 제 4 장 Cortex-M4 구현 기술 Tip 및 가이드
  - 제 4.1 절 주파수 및 Cycles
  - 제 4.2 절 malloc
  - 제 4.3 절 flash-memory Writing and Read

## 제 1 장 개요

■ 이 문서에서는 Cortex-M4에서 PQC를 구현한 pqm4 라이브러리 (벤치마킹 및 테스트 제공)에 적용된 구현 방법론을 분석하고, Kyber 기반 PQC 구현에 도움이 될 수 있는 가이드라인을 제공한다.

## 제 2 장 Cortex-M4 및 개발 환경 구축

#### 제 2.1 절 Cortex-M4

#### ☐ ARM Architecture

- ARM(Advanced RISC Machine)은 기존의 저가형 프로세서인 AVR, MSP430에 비해 저전력 및 고성능을 지원하여 IoT 산업에서 널리 활용되고 있다. ARM의 기술이 점차 발전하면서, ARM은 Cortex-A, Cortex-R, Cortex-M 제품군으로 분류되었다.
- Cortex-M 시리즈는 32-bit 저가형 임베디드 프로세서 용도의 제품군이며, ARM Cortex-M4는 저가형 프로세서에서 가장 널리 활용되고 있는 MCU이다. Cortex-R 시리즈는 Cortex-A 시리즈와 비슷하지 만, 내부에 Flash Memory와 RAM을 모두 내장하고 있어, 설계상에서는 유연성이 떨어질 수 있다. 주로 Cortex-R 시리즈는 실시간 처리를 위한 통신모뎀, 의료기기에 활용되고 있다.

#### ☐ ARM-M Series

- ARMv7 아키텍처는 RISC 기반의 축소 명령어 세트이며 32-bit Cortex-M 시리즈의 주역이다. 그 중에 서도 Cortex-M 시리즈는 고성능 임베디드 시스템을 제공하며 ARMv7기반의 프로세서는 32-bit 명령 어를 사용하는 시스템과 동일한 성능으로 ROM의 메모리 공간을 줄여주어 비용을 절감시키고, 동일한 디바이스 프로파일 안에서 보다 크고 복잡한 애플리케이션을 개발할 수 있어 비용적인 측면에서 강점이 있게 개발되었다. ARMv7은 32-bit 연산이 가능한 ALU가 제공된다. 이러한 ARMv7의 특징으로는 ALU의 한쪽 입력에 Barrel shifter가 연결되어 있어 ALU에서 처리되는 인자 하나는 레지스터에 바로 들어오고 다른 인자 하나는 Barrel shifter를 거쳐 해당 레지스터에 shift된 값이 들어온다 (inlined-Barrel shifter).
- ARM Cortex-M4는 2010년에 출시되었으며 MDSP 확장 명령어 유닛이나, float형 연산용 FPU를 추가 하여 Digital Signal Controller의 목적으로 제작되었다. FPU는 C에서 float의 데이터를 빠르게 연산이 가능하다. 하드웨어에 실수의 곱셈과 나눗셈이 내장되어 있으며 곱셈은 1 clock cycles안에 처리가 가능하다 나눗셈을 처리하는 데는 16 clock cycles가 소모된다는 특징이 있다. M0나 M0+는 32비트 저가형 마이크로컨트롤러 애플리케이션 용도이다. M0+는 M0에 비하여 더 높은 성능을 가지고 있으며, M0에 비하여 저전력으로 구동할 수 있다. M3은 HW divide와 연산을 위한 파이프라인이 더 추가 된다. M4는 floating point(FPU)와 디지털 시그널 프로세싱을 위한 DSP가 포함되어 있으며, NIST PQC 공모전의 성능평가 장비 중 하나이다. M7은 멀티로 연산을 하기 위한 dual-precision FPU와 superscalar pipelining 기능을 가지고 있다.

#### ☐ Cortex-M4

- 레지스터: Cortex-M4는 총 16개의 범용 레지스터(General-Purpose Registers)를 가지고 있다. 이들 중 13개는 R0~R12로 표기되며, 나머지 3개는 특별한 용도로 사용된다.
  - R13: 스택 포인터(Stack Pointer, SP)
  - R14: 링크 레지스터(Link Register, LR)
  - R15: 프로그램 카운터(Program Counter, PC)

Cortex-M4는 \*\*FPU(Floating Point Unit)\*\*을 갖추고 있어, 추가로 32개의 단정밀도 부동소수점 레지스터(S0~S31)를 제공한다.



[그림 1] Cortex-M4 레지스터 개요

■ 메모리 (stack): Cortex-M4의 SRAM은 일반적으로 프로그램 데이터를 저장하고 CPU가 실행 중에 데이터를 빠르게 읽고 쓸 수 있는 공간이다. SRAM 크기는 SoC(System on Chip)에 따라 다르며, 32KB 부터 512KB 이상의 SRAM을 가진 마이크로컨트롤러들이 존재한다. pqm4의 벤치마크 대상인 STM32F407G 보드는 192KB의 SRAM이 존재한다.

SRAM을 효율적으로 사용하려면 Linker script를 통해 메모리 공간을 분할할 수 있다. 스택, 힙, 데이터 영역을 각각 따로 설정해서 메모리 충돌을 방지하고, 각 공간의 크기를 필요에 맞게 조정할 수 있다.

Cortex-M4에는 일부 칩에서 CCM이라는 메모리 공간이 제공된다. CCM은 일반 SRAM보다 CPU에 더 가까워서 빠른 데이터 접근이 가능하다. 실시간 처리나 고속 연산이 필요한 경우에 많이 쓰인다.

CCM의 주요 특징은 속도다. DSP 연산이나 인터럽트 처리처럼 실시간 연산이 필요한 데이터는 CCM에 저장하면 성능이 크게 향상된다. CCM은 용량이 상대적으로 적지만, 빠른 속도로 데이터를 처리할 수 있다.

이러한 CCM 메모리 영역을 사용하기 위해서는 CCM 메모리의 시작 주소인 0x10000000을 시작으로 하는 CCM 메모리를 링커 스크립트에서 설정해야 하며, CCM 메모리의 크기는 제공되는 보드마다 상이하다. 또한, CCM 메모리는 자동으로 초기화되지 않으므로 CCM 영역에 변수를 배치한다면 직접

코드 상에서 초기화해야 한다. CCM 영역을 사용하기 위해 변수에 \_attribute\_ 속성을 부여할 수 있으며, 이는 비단 CCM 영역뿐만 아니라 다른 메모리 영역에 변수를 배치할 때도 사용할 수 있다.

pqm4의 벤치마크 대상인 STM32F407G 보드는 192KB의 RAM 중 CCM 메모리 64KB를 제외하고 128KB의 RAM 용량을 사용하며, Linker script를 통해 SRAM 공간을 2개의 SRAM1 (112KB), SRAM2 (16KB)로 분할하였다.

#### 제 2.2 절 CUBE-IDE 개발환경 구축 방법

#### □ CUBE-IDE 설치

- CubelDE는 STMicroelectronics사에서 배포하는 IDE로, STM의 MCU(Microcontroller)보드를 구동할 수 있는 IDE이다. Eclipse 기반으로 설계되었으며, STM32CubeMX와 통합되어 GPIO 설정, 주변 장치 설명 등 하드웨어 초기화 작업을 GUI로 수행할 수 있다.
- CubelDE를 설치하기 위해서는 우선 다음 링크로 접속한다.
  - https://www.st.com/en/development-tools/stm32cubeide.html
- 해당 페이지에 접속한 뒤 페이지 하단에서 각 환경에 알맞은 설치 파일을 다운로드한다. 윈도우의 경우 STM32CubelDE-Win 파일을 다운로드한다. 다운로드하기 위해서는 STM 사이트에 회원가입이 필요하다.
- 설치 파일을 실행하면 설치가 진행되며, 특별한 추가 설정 없이 설치를 완료한다.

#### □ CubeIDE 보드 선택 및 기본 설정

- CubelDE를 실행한 뒤, File New STM32 Project를 클릭한다.
- 나타나는 팝업에서 Board Selector를 클릭하고, 사용하는 보드 기종을 Commercial Part Number에 입력한다.
- 사용하는 보드를 선택하고 Next를 클릭한 뒤, 프로젝트명을 입력하고 Finish를 클릭하면 프로젝트가 생성된다. 나타나는 peripherial 초기화 팝업에는 Yes를 클릭한다.



[그림 2] CubeIDE Board Selector 예시

- 예시에는 STM32429I-EVAL1 보드를 사용하였으므로, 해당 보드를 기준으로 설명한다.
- 프로젝트 생성 직후 열리는 .ioc 파일에서 기본적인 GPIO 설정 및 기타 설정이 가능하다.
- 먼저, Connectivity 탭을 클릭한 뒤, SDIO를 클릭하고 Mode를 Disable로 설정한다. SDIO를 사용하게 되면 코드 실행 시 SDIO 초기화 함수에서 Hard Fault Interrupt가 걸리게 된다.
- 그 뒤, USART1를 클릭하고 Baud Rate, Word Length 등의 USART 통신을 위한 기본 설정을 수행한다. 예시에서는 아래 그림과 같이 설정하였다.

```
        ➤ Basic Parameters
        Baud Rate
        9600 Bits/s

        Word Length
        9 Bits (including Parity)

        Parity
        Odd

        Stop Bits
        1

        ✓ Advanced Parameters
        Data Direction
        Receive and Transmit

        Over Sampling
        16 Samples
```

[그림 3] USART 통신을 위한 설정 예시

■ 이제 ctrl+S를 눌러 .ioc의 변경 사항을 저장하고, 코드를 생성하는지 묻는 팝업에 모두 Yes를 클릭하면 기본 설정이 완료된다.

#### ☐ CubeIDE HelloWorld Project

- 먼저, 프로젝트 상단에 USER CODE BEGIN INCLUDES 아래에 stdio.h를 include한다.
- 그 뒤, USER CODE BEGIN PFP 아래에 다음 코드를 입력한다.

```
UART HandleTypeDef UartHandle;
/* Private function prototypes
#ifdef
        GNUC
 /* With GCC, small printf (option LD Linker->Libraries->Small printf
    set to 'Yes') calls __io_putchar() */
 #define PUTCHAR_PROTOTYPE int __io_putchar(int ch)
 #define PUTCHAR PROTOTYPE int fputc(int ch, FILE *f)
#endif /* __GNUC__ */
/**
 * @brief Retargets the C library printf function to the USART.
* @param None
 * @retval None
 * /
PUTCHAR PROTOTYPE {
   Place your implementation of fputc here */
 /* e.g. write a character to the EVAL COM1 and Loop until the end of
transmission */
 HAL UART Transmit(&UartHandle, (uint8 t *)&ch, 1, 0xFFFF);
 return ch;
```

■ 그리고 main 함수 내부에 USER CODE BEGIN 2 아래에 아래 코드를 입력한다.

```
UartHandle, Instance
                               = USART1;
UartHandle.Init.BaudRate
                               = 9600;
                               = UART_WORDLENGTH_9B;
= UART_STOPBITS_1;
= UART_PARITY_ODD;
UartHandle.Init.WordLength
UartHandle.Init.StopBits
UartHandle.Init.Parity
                               = UART HWCONTROL NONE;
UartHandle.Init.HwFlowCtl
UartHandle.Init.Mode
                               = UART MODE TX RX;
UartHandle.Init.OverSampling = UART OVERSAMPLING 16;
if(HAL UART Init(&UartHandle) != HAL OK) {
    /* Initialization Error */
    Error Handler();
```

- 해당 코드를 입력했다면, 바로 아래에 printf("Hello World!\r\\n");를 입력한다.
- 보드와 PC를 연결한다. STM32429I-EVAL1의 경우 ST-LINK/V2 케이블과 UART 통신을 위한 RS232 케이블을 연결한다.
- Tera Term 혹은 MobaXterm 등의 시리얼 통신이 가능한 터미널을 실행한 뒤, CubelDE 상단바의 재생 모양 버튼을 눌러 프로젝트를 빌드 후 실행한다.
- 실행 결과가 터미널에 아래와 같이 정상적으로 출력되는 것을 확인 할 수 있다.



[그림 4] 터미널에 출력된 printf 결과

### 제 3 절 kpqm4 빌드 및 벤치마크 방법

#### □ kpqm4 빌드

- 환경은 Ubuntu 24.04 LTS를 기준으로 설명한다.
- 터미널에 다음 명령어를 입력하여 dependency를 설치한다.
  - sudo apt install gcc-arm-none-eabi build-essential libusb-1.0-0-dev cmake make python3-pip
- 다음 명령어를 입력하여 stlink를 설치한다.
  - git clone https://github.com/stlink-org/stlink .
  - cmake .
  - make
  - sudo cp bin/\* /usr/local/bin
  - sudo cp lib/\*.so\* /lib32
  - sudo cp config/udev/rules.d/49-stlinkv\* /etc/udev/rules.d/
- 여기까지 진행한 뒤, 보드를 PC와 연결하고 아래 Isusb와 st-info —probe 명령어로 보드가 인식되는 지 확인한다. 보드가 인식된다면 보드에 대한 정보가 출력된다.
  - 만약 stlink /usr/local/share/stlink/config/chips: No such file or directory 오류가 발생한다면 stlink/config/chips의 파일을 /usr/local/share/stlink/config/chips로 복사한다.
- 이제 kpqm4를 빌드하기 위해, 먼저 레포지토리를 clone한다.
  - git clone https://github.com/COALA-5/kpqm4
- kpqm4 디렉토리로 이동한 다음, 아래 명령어로 빌드를 수행한다. 빌드 대상 보드는 NUCELO-L4R5ZI 이다.
  - sudo make -j16 PLATFORM=nucleo-l4r5zi
- bin 폴더에 .bin 파일들이 생성되었다면 정상적으로 빌드된 것이다.

#### □ kpam4 벤치마크 방법

- 보드가 PC와 연결된 상태에서, kpgm4 디렉토리에 진입한다.
- 먼저 바이너리 파일을 보드에 flash해야 하므로, 다음 명령어를 사용하여 보드에 flash한다.
  - st-flash write bin/<br/>
    sinary\_file\_name>.bin 0x8000000
  - 예를 들어, SMAUG-T1의 벤치마크를 구동할 경우 st-flash write bin/crypto\_kem\_smaugt1\_m4\_t est.bin.bin 0x8000000을 실행한다.
    - 해당 명령어를 실행하면 [그림 5]와 같이 바이너리 파일이 플래시된다.

[그림 5] st-flash 명령어를 실행한 모습

- 이제 실제로 보드에 flash된 바이너리를 실행하여 출력값을 읽기 위해 다음 명령어를 실행한다.
  - python3 hostside/host\_unidirectional.py
  - 만약 /dev/ttyUSB0 또는 /dev/ttyACM0을 읽을 수 없다면 sudo chmod 777 /dev/ttyUSB0를 실행하여 읽을 수 있는 상태로 전환한다.
- 마지막으로 보드의 reset 버튼을 클릭하여 바이너리를 실행하면 출력된 결과가 [그림 6]과 같이 터미 널에 나타난다.

[그림 6] 보드에 플래시된 바이너리를 실행한 결과. 실행하는 바이너리마다 출력 결과는 다를 수 있다.

## 제 3 장 pqm4에 적용된 구현 기술 분석 및 가이드

#### 제 3.1 절 keccak-f1600

#### □ keccak-f1600 기반의 SHA-3 and SHAKE

- FIPS-202에 정의된 SHA-3는 keccak 순열함수 (keccak-f1600)을 기반으로 설계된 암호학적 해시함수이다. 또한, 같은 문서에 정의된 SHAKE는 확장 가능한 출력함수로 SHA-3와 동일하게, keccak 순열함수를 사용한다.
- NIST PQC 및 KpqC 공모전에 제출된 알고리즘들은 주로 값을 샘플링하거나, 스킴에 필요한 해시 함수로 FIPS 202 알고리즘(SHAKE, SHA-3)을 사용하기 때문에 Cortex-M4에서 적절한 구현을 선택하는 것이 중요하다. 추가적으로 cSHAKE라는 알고리즘도 존재한다(SP 800-185). cSHAKE는 SHAKE와 동일한 작동 방식을 가지지만, 새로운 입력인 "사용자 정의 문자열"이 추가된다. 이 문서에서는 keccak 순열 함수, SHAKE, SHA-3의 기본 동작 과정에 대해서는 다루지 않는다.

#### □ SHA-3 및 SHAKE의 Cortex-M4 구현

- SHA-3와 SHAKE의 개발자들이 제공하는 XKCP 라이브러리(https://github.com/XKCP/XKCP)에는 SHA-3와 SHAKE의 핵심 함수인 keccak 순열의 최적화 구현물들이 각 아키텍처마다 존재한다. 초기에는 이러한 구현물들이 대부분 Cortex-M4에서의 구현 최적화 연구에 사용되었으나, 2024년까지 다양한 최적화가 이루어지면서 pqm4는 최신 구현 최적화 방법론을 통합한 구현을 사용하고 있다. 가장 최신의 keccak-f1600에 대한 최적화는 2023년에 수행되었다¹). pqm4에서 사용하고 있는 keccak-f1600에 대한 코드는 (https://github.com/mupq/pqm4/blob/master/common/keccakf1600.S)에서 확인할 수 있다.
- pqm4에서 사용하는 SHA-3, SHAKE, cSHAKE 코드를 독립적으로 사용하는 방법은 다음과 같다. 테스트 함수를 기준으로 서술한다.
  - pqm4의 서브모듈인 mupq의 common 폴더에서 fips202.c fips202.h sp800-185.c sp800-185.h keccakf1600.h를 가져온다. (https://github.com/mupq/mupq/tree/master/common)
  - pqm4의 common 폴더에서 keccakf1600.S keccaktest.c를 가져온다. (https://github.com/mupq/pqm4/tree/master/common)
  - fips202.c fips202.h sp800-185.c sp800-185.h keccakf1600.h keccakf1600.S keccaktest.c를 CubeIDE에서 빌드하고 실행한다.

## 제 3.2 절 Modular Arithmetic and Butterlfy

#### □ 개요

■ 격자기반의 PQC 알고리즘은 모듈러 곱셈, 모듈러 감산을 효율적으로 구현하는 것이 중요하다. 본 절에서는 Cortex-M4에서 구현 방법론에 대해 살펴본다. 빠른 상수시간 구현 달성을 위해, 대부분의 구현은 주로 Montgomery, Barrett, Improved Plantard Arithmetic을 사용한다.

#### □ Cortex-M4 명령어 세트

■ 본 절에서 설명하는 어셈블리 코드의 이해를 돕고자, Cortex-M4의 명령어를 설명한다.

| 명령어                         | 설명                                                                                                                     |  |
|-----------------------------|------------------------------------------------------------------------------------------------------------------------|--|
| <b>mov</b> r0, r1           | r0 ← r1                                                                                                                |  |
| <b>mov</b> r0, #7           | r0 ← 7 동일계열 : <b>movw</b> 는 하위 16-bit, <b>movt</b> 는 상위 16-bit                                                         |  |
| <b>add</b> r0, r1, r2       | r0 ← r1 + r2, 동일계열 : <b>adds</b> (sets flags), <b>adc</b> (with carry), <b>adcs</b>                                    |  |
| <b>ror</b> r0, r1, r2       | r0 ← r1 >> r2 (rotate right by r2) 동일계열 : <b>IsI, Isr, asr</b>                                                         |  |
| <b>mul</b> r0, r1, r2       | $r0 \leftarrow (r1 \times r2) \mod 2^{32}$                                                                             |  |
| <b>mla</b> r0, r1, r2       | $r0 \leftarrow r0 + (r1 \times r2) \mod 2^{32}$                                                                        |  |
| <b>mls</b> r0, r1, r2       | $r0 \leftarrow r0 - (r1 \times r2) \mod 2^{32}$                                                                        |  |
| <b>smull</b> r0, r1, r2, r3 | $(r1 \parallel r0) \leftarrow r1 \times r2$ , <b>smull</b> for signed, <b>umull</b> for unsigned                       |  |
| <b>smlal</b> r0, r1, r2, r3 | $(r1 \parallel r0) \leftarrow (r1 \parallel r0) + (r1 \times r2)$ , <b>smlal</b> for signed, <b>umlal</b> for unsigned |  |
| smulbb r0, r1, r2           | r0 ← (r1의 하위 16-bit) × (r2의 하위 16-bit),<br>동일계열 : <b>smulbt, smultt</b> (t는 레지스터의 상위 16-bit를 의미)                       |  |
| smuad r0, r1, r2            | r0 ← ((r1의 하위 16-bit) × (r2의 하위 16-bit))<br>+((r1의 상위 16-bit) × (r2의 상위 16-bit))                                       |  |
| smulwb r0, r1, r2           | r0 ← ((r1 × (r2의 하위 16-bit))의 상위 32-bit), 동일계열 : smulwt                                                                |  |
| smlabb r0, r1, r2           | r0 ← r0 + ((r1의 하위 16-bit) × (r2의 하위 16-bit)),<br>동일계열 : <b>smlabt, smlatb,</b> smlatt (t는 레지스터의 상위 16-bit를 의미)        |  |
| smlawb r0, r1, r2           | r0 ← r0 + ((r1 × (r2의 하위 16-bit))의 상위 32-bit), 동일계열 : <b>smlawt</b>                                                    |  |
| pkhtb r0,r1,r2, asr #n      | r0 ← ((r1의 상위 16-bit) << 16))   (r2 >> n)                                                                              |  |
| uadd16 r0, r1, r2           | r0 ← (((r1의 상위 16-bit) + (r2의 상위 16-bit))                                                                              |  |

#### □ 16-bit Modular Multiplication (모듈러 곱셈)

■ 초기에 16-bit 모듈러 곱셈에 대한 격자기반 암호의 레퍼런스 구현의 접근은 Montgomery 곱셈을 사용하는 것이었다. 그러나 최근 연구에서 제안된 Improved Plantard 곱셈 방식을 사용하면 더 효율적으로 구현할 수 있다<sup>2</sup>). NTT/iNTT 과정에서 회전 인자(Twiddle Factor)와의 모듈러 곱셈을 Improved Plantard 곱셈은 2 cycles에 구현한다. (Montgomery 곱셈은 3 cycles) 하기 알고리즘은 참조 논문에서 제공된 어셈블리의 비교이다.

```
Algorithm 1 The 2-cycle improved Plantard multipli-
                                                                         Algorithm 2 The 3-cycle signed Montgomery multi-
cation by a constant on Cortex-M4
Require: An l-bit a \in [-2^{l-1}, 2^{l-1}), a precomputed
                                                                         plication on Cortex-M4
     2l-bit integer bq' where b is a constant and q' =
                                                                         Require: Two l-bit signed integers a, b such that ab \in
     q^{-1} \mod \pm 2^{2l}
                                                                              [-q2^{l-1}, q2^{l-1}]
Ensure: r_{top} = ab(-2^{-2l}) \mod \pm q,
                                                                         Ensure: r_{top} = ab2^{-l} \mod \pm q, r_{top} \in (-q, q)
            r_{top} \in \left(-\frac{q}{2}, \frac{q}{2}\right)
                                                                          1: mul c, a, b
 1: bq' \leftarrow bq^{-1} \mod^2 \pm 2^{2l}
                                                 ▶ Precomputed
                                                                                                                  \triangleright r \leftarrow [c]_l \cdot (-q^{-1})
                                                                          2: smulbb r, c, -q^{-1}
                                                 \triangleright r \leftarrow \lfloor \frac{abq'}{2^{2l}} \rfloor^l
 2: smulwb r, bq', a
                                                                          3: smlabb r, r, q, c \triangleright r_{top} \leftarrow [[r]_l \cdot q] + [c]_l
                                      \triangleright r_{top} \leftarrow |q[r] + q2^{\alpha}|^{l}
                                                                          4: return r_{top}
 3: smlabb r, r, q, q2^{\alpha}
 4: return r_{top}
```

[표 1] (좌): Montgomery 곱셈, (우): Improved Plantard 곱셈에 대한 비교

- Improved Plantard 곱셈의 장점은 Montgomery 곱셈과 비교하여 감산 대상의 범위가 더 증가하고, 감산 후 범위가 더 줄어들어 들었다는 장점이 있다. 또한, 모듈러 곱셈이 2 cycles에 동작함에 따라, Montgomery 곱셈과 비교하여 더 빠르다. 전체 스킴에 대한 영향은 Kyber를 기준으로 하기와 같다.
  - Montgomery 곱셈 : NTT 변환 후 PointMul 과정 전에 16-bit 모듈러 감산이 필요함
  - Improved Plantard 곱셈 NTT : 변환 후 PointMul 과정 전에 16-bit 모듈러 감산이 필요 없음
- Improved Plantard 곱셈을 기반으로 Cortex-M4에서의 CT butterfly 구현 방식은 하기 알고리즘과 같다<sup>3)</sup>. 하나의 32-bit 레지스터에 2개의 계수가 패킹되어있는 상태에서의 butterfly 연산이다.

```
Algorithm 3 Double CT butterfly on Cortex-M4
                                                         .macro doublebutterfly_plant a0, a1, twiddle,
Require: Two 32-bit packed signed integers a, b
    (each containing a pair of 16-bit signed coeffi-
                                                         tmp, q, qa
    cients), the 32-bit twiddle factor \zeta
                                                                   smulwb ₩tmp, ₩twiddle, ₩a1
Ensure: a = (a_{top} + b_{top}\zeta) \parallel (a_{bottom} + b_{bottom}\zeta),
                                                                   smulwt ₩a1, ₩twiddle, ₩a1
    b = (a_{top} - b_{top}\zeta) \parallel (a_{bottom} - b_{bottom}\zeta)
                                                                   smlabt ₩tmp, ₩tmp, ₩q, ₩qa
 1: smulwb t, \zeta, b
 2: smulwt b, \zeta, b
                                                                   smlabt ₩a1, ₩a1, ₩q, ₩qa
 3: smlabb t, t, q, q2^{\alpha}
                                                                   pkhtb ₩tmp, ₩a1, ₩tmp, asr#16
 4: smlabb b, b, q, q2^{\alpha}
                                                                   usub16 ₩a1, ₩a0, ₩tmp
 5: pkhtb t, b, t, asr #16
 6: usub16 b, a, t
                                                                   uadd16 ₩a0, ₩a0, ₩tmp
 7: uadd16 a, a, t
                                                         .endm
 8: return a, b
```

[표 2] (좌): Kyber의 Plantard 곱셈 기반의 CT Butterfly, (우) pqm4 적용 예시 (https://github.com/mupg/pqm4/blob/master/crypto\_kem/kyber768/m4fspeed/fastntt.S)

■ 16-bit 모듈러 감산은 Barrett 산술을 사용하는 것이 일반적이며, 최근 제안된 연구에서는 Barrett 감산을 Cortex-M4에서 효율적으로 구현하는 방법론이 제안되었다.<sup>4)</sup> Cortex-M4의 레지스터 크기가 32-bit이므로, 16-bit 감산을 위해서는 하나의 레지스터에 2개의 데이터를 패킹한 후에 구현하는 것이 일반적이다. 대부분의 PQC 구현물들이 Signed 자료형을 사용하는 것을 바탕으로, Barrett 감산도 Signed 방식으로 구현하는 것이 일반적이며, 최종 출력 범위는 [- (q-1)/2, (q-1)/2]로 보장된다. 부호있는 감산이기 때문에 NTT/iNTT 과정 내에서만 사용가능하며, 데이터 packing을 위한 마지막 감산을 위해서는 Algorithm 4의 Packed Barrett Reduction 사용해야한다.

```
Algorithm 4 Packed Barrett Reduction
                                                                              Algorithm 5 Improved Packed Barrett Reduction
Require: a = (a_t \parallel a_b)
                                                                              Require: a = (a_t \parallel a_b)
Ensure: c = (c_t \parallel c_b) \mod^{\pm} q with c_t, c_b in [0, q)
                                                                              Ensure: c = (c_t \parallel c_b) \mod {\pm q},
 1: smulbb t_0, a, \left| \frac{2^{26}}{q} \right|
                                                                                          with c_t, c_b in [-\frac{q-1}{2}, \frac{q-1}{2}]
 2: smultb t_1, a, \left| \frac{2^{26}}{a} \right|
                                                                                1: smlawb t_0, -\left\lfloor \frac{2^{32}}{q} \right\rfloor, a, 2^{15}
                                                                                2: smlabt t_0, q, t_0, a
  3: asr t_0, t_0, \#2\bar{6}
                                                                               3: smlawt t_1, -\left[\frac{2^{32}}{q}\right], a, 2^{15}
  4: asr t_1, t_1, \#26
 5: smulbb t_0, t_0, q
                                                                                4: smulbt t_1, q, t_1
 6: smulbb t_1, t_1, q
                                                                                5: add t_1, a, t_1, lsl #16
  7: pkhbt t_0, t_0, t_1, lsl #16
                                                                                6: pkhbt c, t_0, t_1, lsl #16
  8: usub16 r, a, t_0
                                                                                7: return c
  9: return r
```

[표 3] Kyber에 적용된 (좌) : 8 cycles Barrett 감산, (우) 6 cycles Barrett 감산 (https://github.com/FasterKyberDilithiumM4/FasterKyberDilithiumM4/blob/main/crypto\_kem/kyber76 8/new/macros.i)

■ Improved Plantard 방법론을 통해 packing된 감산 또한 가능하며, 출력범위는 [-(q+1)/2, q/2]를 보장한다. Improved Packed Barrett Reduction과 마찬가지로, 부호 있는 감산이기 때문에 NTT/iNTT 과정 내에서만 사용할 수 있으며, 데이터 packing을 위한 마지막 감산을 위해서는 Algorithm 4의 Packed Barrett Reduction 사용해야 한다. 하기는 packing된 Improved Plantard의 16-bit 감산 방법론이다.

```
Algorithm 6 Double Plantard reduction for packed coefficientsRequire: A 32-bit packed integer a = a_{top} \parallel a_{bottom} where a_{top}, a_{bottom} are two 16-bit signed coefficientsEnsure: r = (a_{top} \mod \pm q) \parallel (a_{bottom} \mod \pm q), -\frac{q+1}{2} \le r_{top}, r_{bottom} < \frac{q}{2}1: const \leftarrow (-2^{2l} \mod q) \cdot (q^{-1} \mod \pm 2^{2l}) \mod \pm 2^{2l}\Rightarrow precomputed2: smulwb t, const, a3: smulwt a, const, a4: smlabt t, t, t, t, t5: smlabt t, t, tt6: pkhtb tt7: return t
```

[표 4] Kyber에 적용된 Improved Plantard 감산 기법 (https://github.com/mupg/pgm4/blob/master/crypto kem/kyber768/m4fspeed/macros.i)

#### □ 32-bit Modular Multiplication (모듈러 곱셈)

- 32-bit 모듈러 곱셈은 일반적으로 Montgomery 산술을 사용한다. 32-bit Improved Plantard 곱셈을 진행하기 위해서는 64-bit 사전 계산값이 필요하다. 따라서 Montgomery 곱셈을 사용하는 것이 최선이며, 32-bit 크기의 레지스터를 갖는 Cortex-M4에서는 하나의 레지스터에 하나의 계수를 처리한다.
- Cortex-M4에서 32-bit Montgomery 곱셈에 대한 연구는 2020년에 제안된 이후에 크게 달라진 것은 없다. 하기 알고리즘은 참조 논문에서의 CT 및 GS butterfly에 대한 Cortex-M4 코드이다. CT butterfly의 Line 4~6번이 Montgomery 곱셈 수행 부분이다.

```
- CT(a, b) = a + Mont(b \cdot \omega), a - Mont(b \cdot \omega)
```

```
.macro CT_butterfly p0, p1, twiddle
                                               .macro GS_butterfly p0, p1, twiddle
       ; q=8380417, qinv=4236238847
                                                       ; q=8380417, qinv=4236238847
        ; Input: p0, p1, twiddle
                                                       ; Input: p0, p1, twiddle
        ; Output: p0, p1
                                                       ; Output: p0, p1
               tmp0, tmp1, p1, twiddle
        smull
                                                       sub
                                                                tmp0, p0, p1
                p1, tmp0, ginv
                                                                p0, p0, p1
        mul
                                                       add
             tmp0, tmp1, p1, q
                                                               tmp1, p1, tmp0, twiddle
        smlal
                                                       smull
        sub
                p1, p0, tmp1
                                                       mul
                                                                tmp0, tmp1, ginv
        add
                p0, p0, tmp1
                                                       smlal
                                                               tmp1, p1, tmp0, q
                                               .endm
.endm
```

[표 5] (좌) : Dilithium의 CT Butterfly, (우) Dilithium의 GS Butterfly (https://github.com/mupg/pgm4/blob/master/crypto sign/dilithium2/m4f/macros.i)

#### □ 32-bit Modular Reduction (모듈러 감산)

■ 32-bit Modular Reduction은 크게 두 가지 방식으로 구현한다. Dilithium 에서는 Barrett 감산의 변형을 사용하여, 32-bit로 표현되는 양/음수의 값에 대해서  $(-\frac{3}{4}q,\frac{3}{4}q)$  범위내로 감산을 수행한다. 최종적으로 (0,q) 범위내로 표현하고 싶으면  $(-\frac{3}{4}q,0)$  범위 내에 있는 값에다가 q를 더해주면 된다. 하기는 Dilithium의 reference C 코드의 pgm4 Asm 표현이다.

```
        Dilithium reference C code
        pqm4 Asm code

        int32_t reduce32(int32_t a)
        .macro redq a, tmp, q

        int32_t t;
        add ₩tmp, ₩a, #4194304

        t = (a + (1 << 22)) >> 23;
        asrs ₩tmp, ₩tmp, #23

        t = a - t*Q;
        mls ₩a, ₩tmp, ₩q, ₩a

        .endm
        .endm
```

[표 6] Dilithium ref 코드 및 pqm4 Asm 코드 비교

## 제 3.3 절 Streaming coefficient strategy

■ Crystals-Kyber의 구현은 계수 단위로 공개행렬를 생성하여 할 수 있다. 비밀 벡터의 경우 NTT 변환을 수행해야하기 때문에 미리 저장하여 구현한다. 하기 그림은 계수에 대한 스트리밍 구현 방안의 도식도이다.



[그림 7] pgm4의 Kyber 스트리밍 구현 도식도

■ 5)논문에서는 다항식을 압축하고, 대체 NTT를 사용하고, 특정 곱셈을 위해 교과서 방법으로 폴백하여 메모리 점유율을 낮추는 방법을 제안하였다. Dilithium의 키/서명 생성 알고리즘에서 공개 행렬은 보안 레벨에 따른 다항식을 필요로 하기 때문에 임베디드 기기에서 stack에 선언해서 사용하는 것은 비효율적이다. 따라서 최적화를 위해 PQM4와 동일하게 전체 공개행렬를 선언하지 않고 필요할 때 A와 y의 요소만 즉석에서 생성하는 방법을 상기 논문에서는 채용하였다.



[그림 8] Dilithium의 서명 스트리밍 구현 도식도

```
Kyber reference C code
                                                                              pqm4 Kyber code
void indcpa_keypair_derand
                                                           void indcpa keypair derand (unsigned char *pk,
                                                                               unsigned char *sk,
uint8 t pk[KYBER INDCPA PUBLICKEYBYTES],
                                                                               const unsigned char *coins)
uint8_t sk[KYBER_INDCPA_SECRETKEYBYTES],
const uint8_t coins[KYBER_SYMBYTES])
                                                               polyvec skpv;
                                                               poly pkp;
  unsigned int i;
                                                               unsigned char buf[2 * KYBER_SYMBYTES];
  uint8_t buf[2*KYBER_SYMBYTES];
                                                               unsigned char *publicseed = buf;
  const uint8_t *publicseed = buf;
                                                               unsigned char *noiseseed = buf + KYBER SYMBYTES;
  const uint8_t *noiseseed = buf+KYBER_SYMBYTES;
                                                               unsigned char nonce = 0;
  uint8_t nonce = 0;
  polyvec a[KYBER_K], e, pkpv, skpv;
                                                               hash_g(buf, coins, KYBER_SYMBYTES);
  memcpy(buf, coins, KYBER SYMBYTES);
                                                               for (int i = 0; i < KYBER_K; i++)
  buf[KYBER_SYMBYTES] = KYBER_K;
                                                                   poly getnoise(skpv.vec + i, noiseseed, nonce++);
 hash_g(buf, buf, KYBER_SYMBYTES+1);
                                                               // 비밀 벡터에 대한 NTT 변환
                                                               polyvec_ntt(&skpv);
  gen_a(a, publicseed);
                                                               for (int i = 0; i < KYBER_K; i++)
 for(i=0;i<KYBER K;i++)
   poly_getnoise_eta1(&skpv.vec[i], noiseseed, nonce++);
                                                                   // 공개행렬 A의 계수 Streaming을 통한 점별 곱셈
  for(i=0;i<KYBER_K;i++)
                                                                     수행 후 누적
   poly_getnoise_eta1(&e.vec[i], noiseseed, nonce++);
                                                                   matacc(&pkp, &skpv, i, publicseed, 0);
  polyvec_ntt(&skpv);
                                                                   // 누적된 행렬 곱셈 결과 다항식에 대한 iNTT 변환
  polyvec_ntt(&e);
                                                                   poly_invntt(&pkp);
  for(i=0;i<KYBER_K;i++)
                                                                   // 에러(노이즈) 덧셈 후 NTT 변환
                                                                     (Kyber는 공개키가 NTT 도메인에 존재)
   polyvec_basemul_acc_montgomery
                                                                   poly_addnoise(&pkp, noiseseed, nonce++);
      (&pkpv.vec[i], &a[i], &skpv);
                                                                   poly_ntt(&pkp);
   poly_tomont(&pkpv.vec[i]);
                                                                   // 공개키 packing
                                                                   poly_tobytes(pk+i*KYBER_POLYBYTES, &pkp);
  polyvec add(&pkpv, &pkpv, &e);
  polyvec_reduce(&pkpv);
                                                               polyvec tobytes(sk, &skpv);
                                                               memcpy
  pack_sk(sk, &skpv);
                                                           (pk + KYBER POLYVECBYTES, publicseed, KYBER SYMBYTES);
  pack_pk(pk, &pkpv, publicseed);
                                                           }
```

[표 7] Kyber ref 코드 및 pqm4 Kyber streaming 코드 비교

#### 제 3.4 절 Better Accumulation

■ Module-LWE (이 절에서는 Kyber를 예시로 삼는다)의 핵심연산인  $A \cdot s + e$ 을 계산 결과 또한  $R_{3329}$ 의 원소여야하기 때문에  $A \cdot s$  연산 시 각 다항식의 계수 곱셈은 레퍼런스 구현의 경우 Montgomery 감산을 통해 16-bit로 감산 및 누적 후 마지막에 Barrett 감산을 수행한다. As + e에서 누적 매개변수를 32-bit 다항식을 사용하고 마지막 다항식 곱셈에서만 Montgomery 감산을 수행하면 각 계수별 곱셈 시 Montgomery 감산을 사용하지 않아 성능을 가속화 할 수 있다. Kyber의 q는 12-bit이기 때문에 곱셈 시 최대 24-bit이고 k번 누적 시 최대 29-bit 이므로 32-bit 자료형에 대해 오버플로가 발생하지 않는다.6 단 누적 다항식을 사용하기 위해서는  $32 \times 256/8$  bytes의 추가 스택을 사용해야 한다. 하기 그림은 Better Accumulation의 기본 아이디어를 보여준다.

```
[Reference]

to += A00 x so : montgomery_reduce(16-bit x 16-bit) = 16-bit acc

to += A01 x s1 : montgomery_reduce(16-bit x 16-bit) = 16-bit acc

to += A02 x s2 : montgomery_reduce(16-bit x 16-bit) = 16-bit acc

barrett_reduce(t0)

[Better Accumulation]

to += A00 x so : 16-bit x 16-bit = 32-bit acc

to += A01 x s1 : 16-bit x 16-bit = 32-bit acc

to += A02 x s2 : 16-bit x 16-bit = 32-bit acc

montgomery_reduce(t0)

barrett_reduce(t0)
```



[그림 9] Better Accumulation의 아이디어 (Kyber 예시)

■ pqm4에서 현재 Kyber 및 Dilithium의 "speed" 버전 구현물에 해당 아이디어가 탑재되어 있으며, 국 내 KpqC 알고리즘 중 Module 구조를 갖는 격자기반 암호체계에도 적용이 가능할 것으로 예상된다. 하기 표는 pqm4 Kyber의 코드에서 Better Accumulation이 적용된 파트의 일부분을 보여준다. r\_tmp 배열은 다항식 하나의 크기로, 32-bit로 값을 누적하고 최종적으로 누적된 값에 대해서 barrett 감산 을 적용한다. 처음에 값을 생성하는 api가 matacc\_cache32이고, 이후에 값을 누적하는 api가 matacc\_opt32이다.

```
pqm4 Kyber matacc.c (matacc_cache32)
                                                                      pqm4 Kyber matacc.c (matacc_opt32)
                                                               void matacc_opt32(poly* r, const polyvec *b, const polyvec
void matacc cache32(poly* r, const polyvec *b, polyvec
                                                               *b prime, unsigned char i, const unsigned char *seed, int
*b_prime, unsigned char i, const unsigned char *seed, int
                                                              transposed) {
transposed) {
                                                                unsigned char buf[XOF_BLOCKBYTES+2];
 unsigned char buf[XOF_BLOCKBYTES+2];
                                                                xof state state;
 xof state state;
                                                                int16_t c[4];
 int16_t c[4];
                                                                // 32-bit 다항식의 누적 공간
 // 32-bit 다항식의 누적 공간
                                                                int32_t r_tmp[KYBER_N];
 int32_t r_tmp[KYBER_N];
                                                                int j = 0;
 int j = 0;
                                                                // 16-32
 // 16-32
                                                                if (transposed)
 if (transposed)
                                                                   xof_absorb(&state, seed, i, j);
    xof_absorb(&state, seed, i, j);
                                                                   xof_absorb(&state, seed, j, i);
    xof_absorb(&state, seed, j, i);
                                                                xof squeezeblocks(buf, 1, &state);
 xof_squeezeblocks(buf, 1, &state);
                                                                 // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적
 // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적
                                                                 matacc asm opt 16 32(r tmp, b->vec[j].coeffs, c, buf,
 matacc_asm_cache_16_32(r_tmp, b->vec[j].coeffs, c, buf,
                                                              &state, b_prime->vec[j].coeffs);
zetas, &state, b_prime->vec[j].coeffs);
                                                                 // 32-32 KYBER K - 2 times
 // 32-32 KYBER K - 2 times
                                                                for(j=1;j<KYBER_K - 1;j++) {
 for(j=1;j<KYBER\ K\ -\ 1;j++)\ \{
                                                                   if (transposed)
    if (transposed)
                                                                     xof_absorb(&state, seed, i, j);
      xof_absorb(&state, seed, i, j);
                                                                   else
                                                                    xof_absorb(&state, seed, j, i);
      xof_absorb(&state, seed, j, i);
                                                                   xof_squeezeblocks(buf, 1, &state);
   xof_squeezeblocks(buf, 1, &state);
                                                                   // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적
 // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적
                                                                   matacc_asm_opt_32_32(r_tmp, b->vec[j].coeffs, c, buf,
    matacc_asm_cache_32_32(r_tmp, b->vec[j].coeffs, c, buf,
                                                              &state, b prime->vec[j].coeffs);
zetas, &state, b_prime->vec[j].coeffs);
                                                                }
 }
                                                                // 32-16
 // 32-16
 if (transposed)
                                                                 if (transposed)
   xof_absorb(&state, seed, i, j);
                                                                   xof_absorb(&state, seed, i, j);
 else
   xof absorb(&state, seed, j, i);
                                                                   xof_absorb(&state, seed, j, i);
 xof_squeezeblocks(buf, 1, &state);
                                                                 xof_squeezeblocks(buf, 1, &state);
 // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적 후
                                                                // 점별 곱셈 16-bit x 16-bit를 32-bit로 누적 후
    마지막에 16-bit로 감산 수행
                                                                   마지막에 16-bit로 감산 수행
 matacc_asm_cache_32_16(r->coeffs, b->vec[j].coeffs, c, buf,
                                                                 matacc_asm_opt_32_16(r->coeffs, b->vec[j].coeffs, c, buf,
zetas, &state, b_prime->vec[j].coeffs, r_tmp);
                                                              &state, b_prime->vec[j].coeffs, r_tmp);
```

## 제 3.5 절 Asymmetric Multiplication

■ Module-LWE (이 절에서는 Kyber를 예시로 삼는다)의 핵심연산인  $A \cdot s + e$ 을 계산할 때 Crystals-Kyber의 비밀벡터 s의 비밀벡터는 고정되고 반복되어 사용된다. Kyber는 Incomplete NTT를 사용하므로 NTT 도메인 위의 A, s의 곱셈은 2개 계수끼리의 school-book 기반의 곱셈을 수행한다. Crystals-Kyber에서 다항식 곱셈을 위해 Incomplete NTT 변환을 수행하면 링의 분할은  $X^{256} + 1 = \prod_{i=0}^{127} (X^2 - \zeta^{2i+1})$  과 같다. 처음에  $A_{0j} \cdot s_i \ (i,j \in [0,k))$  계산 시  $s_i$ 의 원소와  $\zeta^{2i+1}$ 의 곱셈에 대한 몽고메리 감산의 결과를 저장한다면 다른 행에 대한 곱셈 시 일부 계산을 생략할 수 있다가. 단,  $k \times 16 \times 128/8$  bytes의 추가 스택을 사용해야하는 단점이 있다. 예를 들어  $X^2 - \zeta^{2i+1}$ 상에서의 다항식 곱셈 시  $X^2 = \zeta^{2i+1}$ 이고,  $a_0 + a_1 x$ 와  $b_0 + b_1 x$ 의 곱셈의 결과는  $(a_1 b_1 + a_0 b_0 \zeta^{2i+1}) + (a_1 b_0 + a_0 b_1) x$ 이다. 행렬곱셈에서 비밀 벡터는 반복적으로 사용되므로 비밀 벡터에 대응되는  $b_0 \zeta^{2i+1}$ 을 저장하면 각 계수별 몽고메리 곱셈을 생략할 수 있다. 하기 그림은 Asymmetric Multiplication 구현 방법론의 아이디어를 보여준다.

[그림 10] Asymmetric Multiplication의 아이디어 (Kyber 예시)

■ pqm4에서 현재 Kyber의 "speed" 버전 구현물에 해당 아이디어가 탑재되어 있으며, 국내 KpqC 알고리즘 중 Incomplete NTT를 사용하는 격자기반 암호체계에 적용이 가능할 것으로 예상된다. 하기 표는 Asymmetric 구현 방법론이 적용된 pqm4의 Kyber 코드의 예시를 보여준다. skpv\_prime가  $s_i$ 의 원소와  $\zeta^{2i+1}$ 의 곱셈에 대한 몽고메리 감산의 결과를 저장한 변수이다. skpv\_prime은 벡터이기 때문에, 보안레벨 별 저장해야하는 stack 크기가 다르다.

```
pqm4 Kyber stack version code
                                                                   pqm4 Kyber speed code (Asymmetric)
                                                             void indcpa_keypair_derand(unsigned char *pk,
                                                                                 unsigned char *sk,
                                                                                 const unsigned char *coins){
                                                                 polyvec skpv, skpv_prime;
                                                                 poly pkp;
                                                                 unsigned char buf[2 * KYBER_SYMBYTES];
void indcpa_keypair_derand (unsigned char *pk,
                                                                 unsigned char *publicseed = buf;
                    unsigned char *sk,
                                                                 unsigned char *noiseseed = buf + KYBER_SYMBYTES;
                    const unsigned char *coins)
{
                                                                 unsigned char nonce = 0;
   polyvec skpv;
    poly pkp;
                                                                 hash_g(buf, coins, KYBER_SYMBYTES);
    unsigned char buf[2 * KYBER_SYMBYTES];
    unsigned char *publicseed = buf;
                                                                 for (i = 0; i < KYBER K; i++)
    unsigned char *noiseseed = buf + KYBER_SYMBYTES;
                                                                     poly_getnoise(skpv.vec + i, noiseseed, nonce++);
    int i;
    unsigned char nonce = 0;
                                                                 polyvec_ntt(&skpv);
   hash_g(buf, coins, KYBER_SYMBYTES);
                                                                 // i = 0
                                                                 // 점별 곱셈에서 \zeta^{2i+1}에 대한 부분 저장
    for (i = 0; i < KYBER K; i++)
                                                                   skpv_prime에 저장됨
        poly_getnoise(skpv.vec + i, noiseseed, nonce++);
                                                                 matacc_cache32(&pkp, &skpv, &skpv_prime, 0,
                                                             publicseed, 0);
    polyvec_ntt(&skpv);
                                                                 poly_invntt(&pkp);
   for (i = 0; i < KYBER K; i++)
                                                                 poly_addnoise(&pkp, noiseseed, nonce++);
{
                                                                 poly_ntt(&pkp);
        matacc(&pkp, &skpv, i, publicseed, 0);
                                                                 poly_tobytes(pk, &pkp);
        poly invntt(&pkp);
                                                                 for (i = 1; i < KYBER K; i++)
        poly_addnoise(&pkp, noiseseed, nonce++);
                                                                     // 점별 곱셈에서 저장된 \zeta^{2i+1} 부분 활용
        poly_ntt(&pkp);
                                                                     matacc_opt32(&pkp, &skpv, &skpv_prime, i,
                                                             publicseed, 0);
        poly_tobytes(pk+i*KYBER_POLYBYTES, &pkp);
                                                                     poly_invntt(&pkp);
    polyvec_tobytes(sk, &skpv);
                                                                     poly_addnoise(&pkp, noiseseed, nonce++);
   memcpy
                                                                     poly_ntt(&pkp);
(pk + KYBER_POLYVECBYTES, publicseed, KYBER_SYMBYTES);
                                                                     poly_tobytes(pk+i*KYBER_POLYBYTES, &pkp);
                                                                 }
                                                                 polyvec_tobytes(sk, &skpv);
                                                                 memcpy(pk + KYBER_POLYVECBYTES, publicseed,
                                                             KYBER_SYMBYTES); // Pack the public seed in the public key
```

[표 9] pqm4 Kyber stack 및 speed 코드 비교 (Asymmetric Multiplication)

## 제 3.6 절 Merging Strategy

■ NTT/iNTT 어셈블리 구현 시 메모리 접근 비용을 줄일 수 있는 Merging 전략이 존재한다. Merging 전략은 NTT/iNTT의 매 Layer마다 메모리 load, store를 하는 것이 아닌, 한 번의 load로 여러 레이어를 계산하고 store 한다. 하기는 Kyber를 기준으로 초기 3 Layer Merging에 대한 예시이다.

```
Kyber Refrence NTT code (3 Layer)
                                                                           Kyber NTT Merging 3 Layer code
                                                                 void butfly(int16_t *a, int16_t *b, int16_t zeta)
                                                                     int16_t t = fqmul(*b, zeta);
                                                                     *b = *a - t;
                                                                     *a = *a + t:
                                                                    // 3 Layer merging 기법이 적용된 NTT 코드
                                                                 void merge3_ntt(int16_t r[256])
   // 3 Layer에 대한 NTT 계산
void ntt (int16 t r[256])
                                                                     int16 t m zetas[8] = \{0\};
                                                                     int16_t v[8] = \{ 0 \};
    unsigned int len, start, j, k;
    int16_t t, zeta;
                                                                    // Twiddle Factor Load
                                                                     for (int i = 0; i < 8; i++) __m_zetas[i] = m_zetas[i];
    k = 1;
    // 0 Layer : len = 128
                                                                     for (int i = 0; i < 32; i++)
    // 1 Layer : len = 64
                                                                    // 8개의 다항식 계수 Load
    // 2 Layer : len = 32
                                                                         for (int j = 0; j < 8; j++) v[j] = r[32 * j + i];
    // 매 Layer 계산 시 메모리 접근이 발생
                                                                    // Load된 8개 계수에 대한 3 Layer butterfly를 수행
    for (len = 128; len >= 32; len >>= 1) {
        for (start = 0; start < 256; start = j + len) {
                                                                         butfly(&v[0], &v[4], __m_zetas[1]);
            zeta = zetas[k++];
                                                                         butfly(&v[1], &v[5], _{m_zetas[1]});
            for (j = start; j < start + len; j++) {
                                                                         butfly(&v[2], &v[6], __m_zetas[1]);
                t = fqmul(zeta, r[j + len]);
                                                                         butfly(&v[3], &v[7], __m_zetas[1]);
                 r[i + len] = r[i] - t;
                                                                         butfly(&v[0], &v[2], __m_zetas[2]);
                 r[j] = r[j] + t;
                                                                         butfly(&v[1], &v[3], __m_zetas[2]);
            }
                                                                         butfly(&v[4], &v[6], __m_zetas[3]);
                                                                         butfly(\&v[5], \ \&v[7], \ \_m\_zetas[3]);
    }
}
                                                                         butfly(&v[0], &v[1], _{m_zetas[4]});
                                                                         butfly(&v[2], &v[3], __m_zetas[5]);
                                                                         butfly(&v[4], &v[5], __m_zetas[6]);
                                                                         butfly(\&v[6], \&v[7], \__m\_zetas[7]);
                                                                    // 8개의 다항식 계수 Store
                                                                         for (int j = 0; j < 8; j++) r[32 * j + i] = v[j];
                                                                    }
```

[표 10] Kyber의 Reference 코드의 3 Layer NTT 계산 코드 및 3 Layer Merging 기법이 적용된 NTT 코드

■ 하기는 pqm4에 적용된 Kyber의 3 Layer Merging CT Butterfly이의 코드 분석 내용이다.

```
pgm4 Kyber speed version code
// 32-bit 레지스터 2개(a0, a1)에 저장된 총 4개의 계수에 대한 Butterfly, 즉 doublebutterfly는 연속된 두개의
계수 쌍에 대한 Butterlfy를 의미
.macro doublebutterfly_plant a0, a1, twiddle, tmp, q, qa
         smulwb ₩tmp, ₩twiddle, ₩a1
         smulwt ₩a1, ₩twiddle, ₩a1
         smlabt ₩tmp, ₩tmp, ₩q, ₩qa
         smlabt ₩a1, ₩a1, ₩q, ₩qa
         pkhtb ₩tmp, ₩a1, ₩tmp, asr#16
         usub16 ₩a1, ₩a0, ₩tmp
         uadd16 ₩a0, ₩a0, ₩tmp
.endm
// 4개의 레지스터 즉, 총 8개의 계수에 대한 Butterfly
.macro two_doublebutterfly_plant a0, a1, a2, a3, twiddle0, twiddle1, tmp, q, qa
         doublebutterfly plant ₩a0, ₩a1, ₩twiddle0, ₩tmp, ₩q, ₩qa
         doublebutterfly_plant ₩a2, ₩a3, ₩twiddle1, ₩tmp, ₩q, ₩qa
.endm
// 3 Layer Merging을 위해서는 2^3개의 레지스터가 필요함 (c0, c1, \sim, c7)
.macro _3_layer_double_CT_16_plant c0, c1, c2, c3, c4, c5, c6, c7, twiddle1, twiddle2, twiddle_ptr, q, qa, tmp
// 첫번째 레이어로 CT{ (c0, c1, c2, c3), (c4, c5, c6, c7), t1 }에 대한 계산을 수행. twiddle factor(t1)은 한개 필요
 따라서, 세부적으로 동일한 twiddle에 대해 CT(c0,c4, t1), CT(c1,c5, t1), CT(c2,c6, t1), CT(c3,c7, t1)를 계산
         ldr.w \twiddle1, [\text{\twiddle_ptr}], #4
         two doublebutterfly plant \$c0, \$c4, \$c1, \$c5, \$twiddle1, \$twiddle1, \$tmp, \$q, \$qa
         two_doublebutterfly_plant ₩c2, ₩c6, ₩c3, ₩c7, ₩twiddle1, ₩twiddle1, ₩tmp, ₩q, ₩qa
// 두번째 레이어로 twiddle factor는 두개가 필요 (t2, t3).
 CT{ (c0, c1), (c2, c3), t2} 및 CT{ (c4, c5), (c6, c7), t3},에 대한 계산을 수행.
 따라서, 세부적으로 두개의 twiddle에 대해 CT(c0, c2, t2), CT(c1, c3. t2), CT(c4, c6, t3), CT(c5, c7, t3)를 계산
         ldrd \twiddle1, \text{\twiddle2}, [\text{\twiddle_ptr}], #8
         two_doublebutterfly_plant ₩c0, ₩c2, ₩c1, ₩c3, ₩twiddle1, ₩twiddle1, ₩tmp, ₩q, ₩qa
         two_doublebutterfly_plant ₩c4, ₩c6, ₩c5, ₩c7, ₩twiddle2, ₩twiddle2, ₩tmp, ₩q, ₩qa
         ______
// 두번째 레이어로 twiddle factor는 4개가 필요 (t4, t5, t6, t7).
4개의 twiddle에 대해 CT(c0, c1, t4), CT(c2, c3, t5), CT(c4, c5, t6), CT(c6, c7, t7)를 계산
         ldrd \twiddle1, \text{\twiddle2}, [\text{\twiddle_ptr}], #8
         two_doublebutterfly_plant ₩c0, ₩c1, ₩c2, ₩c3, ₩twiddle1, ₩twiddle2, ₩tmp, ₩q, ₩qa
         ldrd \twiddle1, \text{\twiddle2}, [\text{\twiddle_ptr}], #8
         two_doublebutterfly_plant ₩c4, ₩c5, ₩c6, ₩c7, ₩twiddle1, ₩twiddle2, ₩tmp, ₩q, ₩qa
.endm
// Merging 전략을 사용하지 않으면, 파란색 구분선에서 다항식 계수를 추가로 메모리에 저장해야함
```

[표 11] pqm4 Kyber의 NTT 코드

(https://github.com/mupq/pqm4/blob/master/crypto\_kem/kyber768/m4fspeed/fastntt.S)

## 제 3.7 절 Binary Field Multiplication

#### □ Binary Field 상에서의 연산

- 앞서 설명한 Kyber와 같이 Prime Field 상에서 연산이 이루어지는 알고리즘과 달리 Binary Field 상에서의 연산을 통해 설계한 PQC 알고리즘 역시 존재한다. 현재 NIST PQC Round 4에서 심사가 진행 중인 알고리즘 3종(Classic McEliece, HQC, BIKE) 모두 코드 기반 암호가 이에 해당한다. 이런 Binary Field 상에서 다항식의 계수는 0과 1뿐이므로 덧셈과 뺄셈은 XOR로 이루어지며 곱셈의 경우이런 덧셈의 성질로 인해 carry가 발생하지 않는 carry-less 곱셈이 수행된다.
- 코드 기반 암호뿐만 아니라 Binary Field 상에서 연산이 구성되는 대부분의 PQC 역시 다항식 곱셈에 서 주요 연산 부하가 발생하므로 여전히 다항식 곱셈이 가장 우선시 되는 최적화 지점이다. 따라서 본 절에서는 대표적인 Binary Field 곱셈 방법을 소개하고, Cortex-M4 환경에서 최적화하는 방법론을 설명한다.

#### ☐ Binary Field Multiplication Algorithm

■ 기본적인 Carry-less 곱셈 방법은 아래 [그림 17]과 같이 한 Bit씩 검사하여 1인 경우 곱셈 결과를 더해주는 방식으로 구현 시 [그림 16]과 같이 조건문을 통해 비트 연산만으로 구현할 수 있다. 다만 이는 조건문에 따라 달라지는 연산에 의해 부채널 분석(Constant-Time)에 취약하다는 단점이 있다.



[그림 11] Ordinary multiplication과 Carry-less multiplication의 연산 차이

```
Algorithm 7 Multiplication in GF(2^{128}). Computes the value of Z = X \cdot Y, where X, Y and Z \in GF(2^{128}).
 1: Z \leftarrow 0, V \leftarrow X
 2: for i = 0 to 127 do
         if Y_i = 1 then
              Z \leftarrow Z \oplus V
 4:
         end if
 5:
         if V_{127} = 0 then
 6:
 7:
              V \leftarrow \text{rightshift}(V)
         else
 8:
              V \leftarrow \text{rightshift}(V) \oplus R
 9:
         end if
10:
11: end for
12: return Z
```

[표 12] Binary Field에서의 School Book Multiplication

■ 위의 취약점을 보완하고자 같이 Bit-Level에서 조건문을 제거한 아래 [그림 17]와 같은 Bit Width(Word size) 단위로 연산하는 곱셈 방법을 사용하며, 각각의 PQC 알고리즘에서 사용한 다항식 ring의 irreducible polynomial을 통해 modular 연산까지 통합한 곱셈 방법을 사용한다. 해당 곱셈 방법을 채택한 알고리즘은 대표적으로 Classic McEliece, MCBits가 있으며 곱셈 방법은 동일하지만 각각의 알고리즘이 선택한 irreducible polynomial이 달라 modular 연산 과정만 달라짐을 [표 4]에서 확인할 수 있다.

```
Algorithm 8 Bit-Level Combinational Multiplication. A and B Are BW-Bit Digits, R Is (2BW - 1)-Bit Long.
A[i], B[i] and R[i] Indicate Single Bits
 1: function Combinational Mul(A, B)
                                                                                                     \triangleright Returns [R]
       for i = 0 to BW - 1 do
 2:
           for j = 0 to BW - 1 do
 3:
               R[i+j] = R[i+j] \oplus (A[i] \cdot B[j])
 4:
           end for
 5:
       end for
 6:
       return R
 8: end function
```

[표 13] Bit-Level Combinational Multiplication

```
Classic McEliece
                                                                                                                                                                                                                                                                                            McBits

gf gf_mul(gf in0, gf in1)
25
26
                                                    int i:
27
                                                                                                                                                                                                                                     □gf gf_mul(gf in0, gf in1)
                                                    uint32_t tmp;
28
                                                                                                                                                                                                                                                       int i:
29
                                                    uint32_t t0;
                                                    uint32_t t1;
                                                                                                                                                                                                                                                        uint64_t tmp;
31
                                                    uint32_t t;
                                                                                                                                                                                                                                                        uint64 t t1;
32
                                                                                                                                                                                                                13
14
15
16
                                                                                                                                                                                                                                                       uint64_t t;
33
                                                    t0 = in0;
34
                                                   t1 = in1;
35
                                                   tmp = t0 * (t1 & 1);
36
                                                                                                                                                                                                                                                       tmp = t0 * (t1 & 1);
37
                                                                                                                                                                                                                                                       for (i = 1: i < GFBITS: i++)
                                                   for (i = 1; i < GFBITS; i++)
38
                                                                                                                                                                                                                                                                       tmp ^= (t0 * (t1 & (1 << i)));
                                                                   tmp ^= (t0 * (t1 & (1 << i))):
39
40
                                                   t = tmp & 0x7FC000:
41
                                                                                                                                                                                                                                                       t = tmp \& 0x1FF0000;

tmp ^= (t >> 9) ^ (t >> 10) ^ (t >> 12) ^ (t >> 13) ^ (t >> 14) 
                                                    tmp ^= t >> 9:
42
                                                   tmp ^= t >> 12;
43
                                                                                                                                                                                                                                                        t = tmp & 0x000F000
44
                                                                                                                                                                                                                                                         tmp ^= (t >> 9) ^ (t >> 10) ^ (t >> 12) ^ (t >> 13
                                                    t = tmp & 0x3000:
45
                                                                                                                                                                                                                                                       return tmp & GEMASK:
46
                                                    tmp ^= t >> 9;
47
                                                    tmp ^= t >> 12;
48
                                                    return tmp & ((1 << GFBITS)-1);
```

[표 14] PQC 3종에서 사용한 Binary Field Multiplication 구현 방법

■ 앞서 설명한 모든 비트를 하나씩 검사하여 연산하는 Bit serial 방식과 달리 여러 비트를 한 번에 처리할 수 있도록 Table을 기반으로 연산하는 방식이 존재한다. 두 다항식에 대해 특정 단위의 크기인 window를 설정하여 작은 다항식의 배수를 미리 테이블에 저장하고, 이를 참조하여 연산하는 방식이다. 해당 곱셈 방법은 [그림 22]과 같이 3단계로 나눌 수 있다. 먼저 window(s) 크기에 맞는 테이블을 생성하는 Step 1과 해당 데이터를 통해 곱셈을 수행하는 Step 2 (w는 연산 word 크기), 마지막으로 고차(high part) 부분에 대한 보정(repair)과정인 Step 3로 이루어져 있다. 보정 과정이 필요한이유는 우선 Step 1에서 테이블을 생성할 때 b의 하위 비트(window에 따라)에 해당하는 값들만 저장되어 h 파트가 고려되지 않을 수 있고, 기존 h 파트에 비트가 설정되어 있다면 곱셈의 결과가 해당 위치에 영향을 주게 되므로 마스킹을 통한 보정 과정이 필요하다.

[그림 12] Window-Table 기반 Binary Field Multiplication

해당 구현은 오픈 Binary Field 곱셈 라이브러리인 NTL (Number Theory Library)와 gf2x(Galois Field 2 multiplication)에서 채택하였고, 이는 대표적으로 HQC, BIKE 알고리즘에서 채택되어 활용되고 있다.

| HQC, BIKE (NTL 활용)                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |
|------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| (Case 1) w=32, s=3                       | (Case 2) w=64, s=4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |  |  |
| 443  #define NTL_ALTI_BB_MUL_CODE0 \ 444 | 1998    #define MTL_ALTI_RB_MUL_CODEQ \ 1999    uint64_t hi, lo, t;\ 2000    uint64_t hi, lo, t;\ 2001    A[0] = 0;\ 2002    A[1] = 0;\ 2002    A[1] = a;\ 2003    A[2] = A[1] \land   A[1];\ 2004    A[3] = A[2] \land   A[1];\ 2006    A[5] = A[4] \land   A[1];\ 2006    A[5] = A[4] \land   A[1];\ 2007    A[6] = A[3] \land   A[1];\ 2008    A[7] = A[6] \land   A[1];\ 2010    A[9] = A[8] \land   A[1];\ 2011    A[10] = A[5] \land   A[1];\ 2011    A[10] = A[5] \land   A[1];\ 2012    A[11] = A[6] \land   A[1];\ 2013    A[12] = A[6] \land   A[1];\ 2014    A[13] = A[14] \land   A[1];\ 2015    A[14] = A[7] \land   A[1];\ 2016    A[15] = A[14] \land   A[1];\ 2017    Lo = A[0] \land   A[1];\ 2018    t = A[(0) > 10] \land   A[1];\ 2020    t = A[(0) > 10] \land   A[1];\ 2021    t = A[(0) > 10] \land   A[1];\ 2021    t = A[(0) > 10] \land   A[1];\ 2022    t = A[(0) > 20] \land   A[1];\ 2024    t = A[(0) > 20] \land   A[1];\ 2025    t = A[(0) > 20] \land   A[1];\ 2026    t = A[(0) > 20] \land   A[1];\ 2027    t = A[(0) > 20] \land   A[1];\ 2028    t = A[(0) > 20] \land   A[1];\ 2029    t = A[(0) > 20] \land   A[1];\ 2020    t = A[(0) > 20] \land   A[1];\ 2021    t = A[(0) > 20] \land   A[1];\ 2022    t = A[(0) > 20] \land   A[1];\ 2023    t = A[(0) > 20] \land   A[1];\ 2024    t = A[(0) > 20] \land   A[1];\ 2025    t = A[(0) > 20] \land   A[1];\ 2026    t = A[(0) > 20] \land   A[1];\ 2027    t = A[(0) > 20] \land   A[1];\ 2028    t = A[(0) > 20] \land   A[1];\ 2029    t = A[(0) > 20] \land   A[1];\ 2020    t = A[(0) > 20] \land   A[1];\ 2021    t = A[(0) > 20] \land   A[1];\ 2022    t = A[(0) > 20] \land   A[1];\ 2023    t = A[(0) > 20] \land   A[1];\ 2024    t = A[(0) > 20] \land   A[1];\ 2025    t = A[(0) > 20] \land   A[1];\ 2026    t = A[(0) > 20] \land   A[1];\ 2027    t = A[(0) > 20] \land   A[1];\ 2028    t = A[(0) > 20] \land   A[1];\ 2029    t = A[(0) > 20] \land   A[1];\ 2020    t = A[(0) > 20] \land   A[1];\ 2021    t = A[(0) > 20] \land   A[1];\ 2022    t = A[(0) > 20] \land   A[1];\ 2023    t = A[(0) > 20] \land   A |  |  |

[표 15] PQC 3종에서 사용한 Binary Field Multiplication 구현 방법

■ 앞서 설명한 두 방법처럼 곱셈 이후에 기약 다항식 modular를 통해 연산을 수행하는 방법과 달리 Binary Field의 Extension Field를 이용하는 곱셈 방법인 Tower of Extension Field Multiplication이 존재한다. 이는  $F_{2^m}$ 상에서  $m=2^n$  꼴로 이루어졌을 때 주로 사용하는 방법으로, 작은 field에서의 연산 결과를 점차 확장하면서 더 큰 field의 연산 결과로 단계적으로 구성하는 방법이다.



[그림 13]  $F_{9^8}$ 에서의 Tower Field Arithmetic

[그림 25]와 같이  $F_{2^8}$ 의 예시를 통해 확인하면,  $F_2$ (0과 1로 이루어진 Binary Field)의 원소를 이용한 irreducible polynomial인  $x_2^2+x_2+1$ 을 이용하여 상위 Extension Field인  $F_{2^2}$ 를 구성한다. 여기서 해당 Field는 1과  $x_2$ 의 선형 조합으로 표현된다. 따라서  $F_{2^2}$ 의 임의의 원소는  $b_0+b_1\alpha_2$ 로 표현할 수 있다. 이와 같은 논리로 상위 필드의 원소를 표현하면 결국 상대적으로 작은 필드의 원소를 계산하여 가장 큰 필드의 원소를 연산할 수 있다. 이런 Tower Field Arithmetic의 경우  $F_{2^m}$ 에서의 역원/곱셈을 연산하거나 FFT 방법을 활용하여 고차 다항식의 곱셈을 수행할 때 주로 활용된다. Cortex-M4 PQC 구현물 중에서는 [표 29]과 같이 BIKE 최적화 연구에서 채택되었다.



[그림 14] 곱셈을 위한 Tower Field 연산 순서

[그림 10]과 같이 BIKE에서는 FAFFT (Frobenius Additive Fast Fourier Transform) forward FFT 마지막 과정에서 점별 곱셈 과정 중 위  $F_{2^n}$  필드 상에서의 다항식 곱셈을 위해 Tower Field Arithmetic을 사용한다. Extension field의 실제 연산이 수행되는 방향은 화살표 방향이지만, 하위 field에서의 연산 결과를 활용하기 위해 함수 호출 순서는 왼쪽 번호 순서로 호출하게 된다.

```
BIKE: Tower of Extension Field Multiplication (F_{032})
                                                                                                                              = \mathbb{F}_2[x_1]/(x_1^2 + x_1 + 1), 
 = \mathbb{F}_{2^2}[x_2]/(x_2^2 + x_2 + x_1), 
                                                                                                       \mathbb{F}_{2^2}
                                                                                                       \mathbb{F}_{2^4}
                                                                                                      \mathbb{F}_{2^8}
                                                                                                                             = \mathbb{F}_{2^4}[x_4]/(x_4^2 + x_4 + x_2x_1),

\mathbb{F}_{2^{16}} = \mathbb{F}_{2^{8}[x_{8}]/(x_{8}^{2} + x_{8} + x_{4}x_{2}x_{1})}, 

\mathbb{F}_{2^{32}} = \mathbb{F}_{2^{16}[x_{16}]/(x_{16}^{2} + x_{16} + x_{8}x_{4}x_{2}x_{1})}.

                                                                                                                                                                                                            // gf216 := gf256[Y]/Y^2+Y+Xxy

=static inline void gf216v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {

    sto_t ci[0]; for(int i=0;i<8;i++) c1[i] = a[i]^a[8+i];

    sto_t c2[0]; for(int i=0;i<8;i++) c2[i] = b[i]^b[8+i];
                  // af232 := af216[Z]/Z^2+Z+YXxv
                | static inline void gf322v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {
| sto_t ci[16]; for(int i=0;i<16;i++) ci[i] = a[i]^a[16+i];
| sto_t ci[16]; for(int i=0;i<16;i++) ci[i] = b[i]^b[16+i];
                                                                                                                                                                                            203
 230
                                                                                                                                                                                             204
                                                                                                                                                                                             206
                      gf216v_mul( c , a , b );
gf216v_mul( c+16 , c1 , c2 );
gf216v_mul( c2 , a+16 , b+16 );
for( int i=0;i<16;i++) c[16+i] ^= c[i];
                                                                                                                                                                                                                  gf256v_mul( c , a , b );
gf256v_mul( c+8 , c1 , c2 );
gf256v_mul( c2 , a+8 , b+8 );
for( int i=0;i<8;i++) c[8+i] ^= c[i];
233
234
                                                                                                                                                                                             207
                                                                                                                                                                                            208
235
236
                                                                                                                                                                                             209
                                                                                                                                                                                            210
237
                                                                                                                                                                                            211
238
                       gf216v_mul_0x8000( c1 , c2 );
for( int i=0;i<16;i++) c[i] ^= c1[i];</pre>
                                                                                                                                                                                                                   gf256v_mul_0x80( c1 , c2 );
for( int i=0;i<8;i++) c[i] ^= c1[i];
                                                                                                                                                                                            213
 240
                // gf256 := gf16[X]/X^2+X+xy

=static inline void gf256v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {
    sto_t cl[4];
    sto_t cl[4];
    c1[0] = a[0]^a[4];
    c1[1] = a[1]^a[5];
    c1[2] = a[2]^a[6];
    c1[3] = a[3]^a[7];
    c2[0] = b[0]^b[4];
    c2[1] = b[1]^b[5];
    c2[2] = b[2]^b[6];
    c2[3] = b[3]^b[7];
134
135
 136
 137
                                                                                                                                                                                                          // gf16 := gf4[y]/y^2+y+x 

\Box static inline void gf16v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {
138
139
140
                                                                                                                                                                                                               static inline void gf16v_mul(
    sto_t c2[2];
    c1[0] = a[0]^a[2];
    c1[1] = a[1]^a[3];
    c2[0] = b[0]^b[2];
    c2[1] = b[1]^b[3];
    gf4v_mul( c , a , b );
    gf4v_mul( c , c1 , c2 );
    gf4v_mul( c2 , a+2 , b+2 );
    c[2] ^= c[0];
    c[3] ^= c[1];
141
142
 143
144
145
146
147
                      gf16v_mul( c, a, b);
gf16v_mul( c+4, cl, c2);
gf16v_mul( c2, a+4, b+4);
c[4] ^= c[0];
c[5] ^= c[1];
c[6] ^= c[2];
c[7] ^= c[3];
                                                                                                                                                                                            81
 148
149
150
151
                                                                                                                                                                                            83
                                                                                                                                                                                            84
                                                                                                                                                                                            85
                                                                                                                                                                                                                gf4v_mul_2( c1 , c2 );
c[0] ^= c1[0];
c[1] ^= c1[1];
                                                                                                                                                                                            86
152
153
154
155
156
                      gf16v_mul_8( c1 , c2 );
c[0] ^= c1[0];
c[1] ^= c1[1];
c[2] ^= c1[2];
c[3] ^= c1[3];
                                                                                                                                                                                            88
                                                                                                                                                                                            89
 157
158
                                                                                                                                                                                                               // gf4 := gf2[x]/x^2+x+1
                                                                                                                                                                                                             □static inline void gf4v_mul_2( sto_t *c, const sto_t *a ) {
               | static inline void gf4v_mul( sto_t *c, const sto_t *a , const sto_t *b) {
| c[0] = (a[0]&b[0])^(a[1]&b[1]);
| c[1] = (a[0]&b[1])^(a[1]&(b[0]^b[1]));
                                                                                                                                                                                            50
                                                                                                                                                                                                                     sto_t tmp = a[0];
                                                                                                                                                                                            51
 57
                                                                                                                                                                                                                       c[0] = a[1];
                                                                                                                                                                                            52
                                                                                                                                                                                                                    c[1] = a[1]^{tmp};
                                                                                                                                                                                            53
                                                                                                                                                                                                               }
                                                                                                                                                                                            54
```

[표 16] BIKE Cortex-M4 최적화 방안에서 사용된 Tower of Extension Field Multiplication

□ Binary Field Multiplication Algorithm에 대한 Cortex-M4 Assembly 최적화

■ Cortex-M4 Assembly를 이용하여 32비트에 대한 Binary Multiplication을 최적화한 코드이다.

```
C language
                                                                                                    Cortex-M4 ASM
                                                                                        gfu32_2_12_mul:
                                                                                 23
      _gfu32 gfu32_2_12_mul( gfu32 a, gfu32 b)
                                                                                 24
                                                                                               @ args = 0, pretend = 0, frame = 0
       #endif
                                                                                 25
                                                                                               @ frame_needed = 0, uses_anonymous_args = 0
25
26
                                                                                               push {r4, r5, lr}
                                                                                 26
           const uint32_t mask32 = 0x11111111;
           uint32_t a0 = a&mask32; uint32_t a1 = (a>>1)&mask32;
uint32_t b0 = b&mask32; uint32_t b1 = (b>>1)&mask32;
                                                                                        ⊡@ unpack inputs
                                                                                 27
28
                                                                                 28
                                                                                               mov ip, #286331153
29
                                                                                 29
                                                                                               and r2, ip, r0, lsr #1
           union{ uint64_t v64; uint32_t v32[2]; } t0, t1;
                                                                                               and r3, ip, r1, lsr #1
                                                                                 30
31
           uint32_t t2;
                                                                                 31
                                                                                               and r0, ip, r0
32
           // multiplication
                                                                                 32
                                                                                               and r1, ip, r1
           t0.v64 = ((uint64_t)a0) * ((uint64_t)b0);
t2 = a1 * b1;
34
                                                                                        mult start
                                                                                 33
35
                                                                                 34
                                                                                               umull lr, r4, r2, r3
                                                                                 35
                                                                                               umull
                                                                                                       r4, r5, r0, r1
           t1.v32[0] = t0.v32[1];
37
           t1.v32[1] = t2;
                                                                                 36
                                                                                               umlal
                                                                                                       r5, lr, r0, r3
38
                                                                                               and r5, ip
                                                                                 37
40
           38
                                                                                               and lr, ip
41
                                                                                               umlal r5, lr, r1, r2
                                                                                 39
           t1.v64 += ((uint64_t)a0) * ((uint64_t)b1);
43
44
                                                                                 40
                                                                                        = @ reduce
           t0.v32[1] = t1.v32[0];
                                                                                 41
                                                                                               movw
                                                                                                        r2, #4097
                    = t1.v32[1];
                                                                                 42
                                                                                               and lr, ip
46
                                                                                               lsl r1, r2, #16
                                                                                 43
47
           // reduction
                                                                                               umlal r4, r5, lr, r1
           const uint32_t rd_x12 = 0x1001;
                                                                                 44
           const uint32_t rd_x16 = rd_x12<<16; // x^16 = x^7 + x^4
t0.v64 += ((uint64_t)(t2&mask32)) * ((uint64_t)(rd_x16));
49
50
                                                                                 45
                                                                                               and r5, ip
                                                                                 46
                                                                                               and r4, ip
51
           lsr r3, r5, #16
                                                                                 47
52
53
           t0.v64 += ( ((uint64_t)rd_x12) * ((uint64_t)(t0.v32[1]>>16)) );
                                                                                 48
                                                                                               umlal r4, r5, r2, r3
54
55
56
                                                                                 49
                                                                                        ■@ output
           t0.v32[0] &= mask32; // # 6
t0.v32[1] &= (mask32>>16); // # 7
                                                                                               and r0, r4, ip
                                                                                 50
                                                                                 51
                                                                                               and r1, r5, ip, lsr #16
57
                                                                                 52
                                                                                               eor r0, r0, r1, lsl #1
58
59
          return t0.v32[0]^(t0.v32[1]<<1);
                                                                                 53
                                                                                 54
                                                                                               pop {r4, r5, pc}
```

[표 17] Classic McEliece Cortex-M4 구현

■ Cortex-M4 Assembly를 이용하여 Tower of Extension Field Multiplication을 최적화한 코드이다.

```
C language
                                                                                                                                                                                    | // gf16 := gf4[y]/y^2+y+x

⊟static inline void gf16v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {
                                                                                                                                                                                          sto_t c2[2];

sto_t c2[2];

c1[0] = a[0]^a[2];

c1[1] = a[1]^a[3];

c2[0] = b[0]^b[2];

c2[1] = b[1]^b[3];
            // gf216 := gf256[Y]/Y^2+Y+Xxy

=static inline void gf216v_mul( sto_t *c, const sto_t *a , const sto_t *b ) {
    sto_t c1[8]; for(int i=0;i<8;i++) c1[i] = a[i]^a[8+i];
    sto_t c2[8]; for(int i=0;i<8;i++) c2[i] = b[i]^b[8+i];
204
 205
206
                   gf256v_mul( c , a , b );
gf256v_mul( c+8 , c1 , c2 );
gf256v_mul( c2 , a+8 , b+8 );
for( int i=0;i<8;i++) c[8+i] ^= c[i];
                                                                                                                                                                                           c2[1] = b[1]^co[3];
gf4v_mul( c , a , b );
gf4v_mul( c+2 , c1 , c2 );
gf4v_mul( c2 , a+2 , b+2 );
c[2] ^= c[0];
c[3] ^= c[1];
208
                                                                                                                                                                        81
209
                                                                                                                                                                        83
211
                   gf256v_mul_0x80( c1 , c2 );
for( int i=0;i<8;i++) c[i] ^= c1[i];
                                                                                                                                                                        85
213
                                                                                                                                                                                          gf4v_mul_2( c1 , c2 );
c[0] ^= c1[0];
c[1] ^= c1[1];
                                                                                                                                                                        87
                                                                                                                                                                        89
                                                                                                                                        Cortex-M4 ASM
                          □.macro m gf216v mul
           672
                                    sub sp, #32 //c1
                                    mov r11, sp
sub sp, #32 //c2
           673
           674
                                    mov r12, sp
vmov s10, r0
           675
           676
                                                                                                                                                                                         //void gf16v_mul_asm( sto_t *c, const sto_t *a , const sto_t *b ) // does not preserve pointers, uses all registers .global gf16v_mul_asm
           677
                                     vmov s11, r1
                                    vmov s12, r2
           678
                                     vmov s13, r11
                                                                                                                                                                                      □df16v mul asm
                                     vmov s14, r12
           680
                                                                                                                                                                         183
184
185
                                                                                                                                                                                         push {r4-r11, lr}
ptr_c .req r0
ptr_a .req r1
                                    ldm r1!, {r3-r10} //a[8]
ldm r1!, {r0, r11, r12, r14}
m_eor4 r3, r4, r5, r6, r0, r11, r12, r14
           682
           683
                                                                                                                                                                                                      .req r1
                                                                                                                                                                          186
           684
                                    ldm r1!, {r0, r11, r12, r14}
m_eor4 r7, r8, r9, r10, r0, r11, r12, r14
                                                                                                                                                                                         ptr_b
           685
                                                                                                                                                                         188
                                                                                                                                                                                                       .rea r2
                                    vmov r0, s13 //ptr_c1
stm r0, {r3-r10} //c1[8]
                                                                                                                                                                                         a_0
a_1
           686
                                                                                                                                                                          189
                                                                                                                                                                                                       .req r3
                                                                                                                                                                         190
191
           687
           688
                                                                                                                                                                                                       .reg r5
                                                                                                                                                                                                       .req r6
           689
                                     ldm r2!, {r3-r10} //b[8]
                                                                                                                                                                                                       req r7
           690
                                    ldm r2!, {r0, r11, r12, r14}
m_eor4 r3, r4, r5, r6, r0, r11, r12, r14
           691
                                                                                                                                                                                         b_2
b_3
c_2
                                   m_eor4 r3, r4, r5, r6, r0, r11, r12, r14

ldm r2!, {r0, r11, r12, r14}

m_eor4 r7, r8, r9, r10, r0, r11, r12, r14

vmov r0, s14 //ptr_c2

stm r0, {r3-r10} //c2[8]
                                                                                                                                                                         195
                                                                                                                                                                                                       .rea r9
           692
                                                                                                                                                                         196
197
           693
           694
                                                                                                                                                                         198
                                                                                                                                                                                         c 3
                                                                                                                                                                                                       .rea r12
                                                                                                                                                                                                ..eq 112
0 .req r14
//ldm ptr_a, {a_0-a_3}
//ldm ptr_b, {b_0-b_3}
           695
                                                                                                                                                                                         buf0
                                                                                                                                                                                        //tum ptr_b, (b_0-b_3)
| Idr a_0, [ptr_a, #0]
| Idr a_1, [ptr_a, #0]
| Idr a_2, [ptr_a, #0]
| Idr a_3, [ptr_a, #1]
| Idr a_2, [ptr_a, #1]
| Idr b_2, [ptr_b, #0]
| Idr b_1, [ptr_b, #4]
| Idr b_2, [ptr_b, #8]
| Idr b_3, [ptr_b, #12]
| m_gf16v_mul c_0, c_1, c_2, c_3, a_0, a_1, a_2, a_3, b_0, b_1, b_2, b_3, buf0
//stm ptr_c, (c_0, c_1, c_2, c_3)
| str c_0, [ptr_c, #0]
| str c_1, [ptr_c, #4]
| str c_2, [ptr_c, #1]
| str c_3, [ptr_c, #1]
| unreq ptr_c
| unreq ptr_a
| unreq c_0
                                    vmov r0, s10
vmov r1, s11
                                                                                                                                                                         201
           697
                                                                  //ptr c
           698
                                                                   //ptr_a
                                                                                                                                                                         202
203
204
205
206
207
           699
                                     vmov r2, s12
                                                                   //ptr_b
                                    m_gf256v_mul
           700
                                    add r0, #32 //ptr_c+8
vmov r1, s13 //ptr_c1
vmov r2, s14 //ptr_c2
           701
           702
           703
                                    m_gf256v_mul
           704
                                    vmov r1, s10 //
mov r2, r0 //ptr_c+8
           705
                                                                                                                                                                          210
           706
                                                                                                                                                                         211
212
                                    mov rz, ro /rpt_c+6
ldm rz, {r3-r10} //c+8[8]
ldm r1!, {r0, r11, r12, r14} //c0-c3
m_eor4 r3, r4, r5, r6, r0, r11, r12, r14
ldm r1!, {r0, r11, r12, r14} //c4-c7
m_eor4 r7, r8, r9, r10, r0, r11, r12, r14
stm r2, {r3-r10} //c+8[8]
           707
           708
            709
                                                                                                                                                                         214
           710
                                                                                                                                                                         216
217
           711
           712
                                                                                                                                                                         218
                                                                                                                                                                                          .unrea c 0
           713
                                                                                                                                                                                          .unreq ptr_b
                                    vmov r0, s14
vmov r1, s11
           714
                                                                 //ptr_c2
                                                                                                                                                                                          .unreq c_1
           715
                                                                                                                                                                         221
                                                                                                                                                                                          .unreg a 0
                                                                                                                                                                         222
           716
                                    add r1, #32 //ptr_a+8
                                    vmov r2, s12
           718
                                    add r2, #32 //ptr_b+8
m_gf256v_mul
                                                                                                                                                                         224
                                                                                                                                                                                          .unreq a_3
                                                                                                                                                                         225
                                                                                                                                                                                          .unreg b 0
           719
                                     vmov r1, s14
                                                                                                                                                                                          .unreq b_2
                                    m_gf256v_mul_0x80_load r1, r3 r4, r5, r6, r7, r8, r9, r10
                                                                                                                                                                         228
                                                                                                                                                                                          unrea b 3
                                    wmov r2, s10 //ptr_c
ldm r2, {r0, r11, r12, r14} //c_0-c_3
m_eor4 r0, r11, r12, r14, r3, r4, r5, r6
           722
                                                                                                                                                                                          .unreq c_2
           723
                                                                                                                                                                                          .unreq c_3
                                                                                                                                                                                      □.unreq buf0
           724
                                                                                                                                                                         231
                                    stm r2, {r0, r11, r12, r14} //c_0-c_3 add r2, #16
           725
                                                                                                                                                                                               pop {r4-r11, pc}
           726
                                    ldm r2, {r0, r11, r12, r14} //c_4-c_7
m_eor4 r0, r11, r12, r14, r7, r8, r9, r10
           727
           728
           729
                                    stm r2, {r0, r11, r12, r14} //c_4-c_7
                                    add sp, #64
           730
                             .endm
```

```
C language
                                                                              // gf4 := gf2[x]/x^2+x+1
                                                                              instatic inline void gf4v mul( sto t *c, const sto t *a, const sto t *b) {
       c[0] = (a[0]&b[0])^(a[1]&b[1]);
c[1] = (a[0]&b[1])^(a[1]&(b[0]^b[1]));
                                                                                 sto_t tmp = a[0];
58
                                                                        52
                                                                                 c[0] = a[1];
                                                                                 c[1] = a[1]^tmp;
                                                                       53
                                                          Cortex-M4 ASM
        //void gf4v_mul_asm( sto_t *c, const sto_t *a , const sto_t *b)
57
        .global gf4v_mul_asm
      ∃gf4v_mul_asm:
58
           push {r4-r5}
        ptr_c .req r0
               .req r1
        buf0
               .req r1
63
        ptr_b
               .req r2
64
        buf1
               .req r2
65
        a_0
               .req r3
66
        a 1
               .reg r4
        buf2
67
               .rea r4
68
       b 0
               .rea r5
69
      ⊡b_1
               .req r12
70
           //ldm ptr_a, {a_0, a_1}
71
            //ldm ptr_b, {b_0, b_1}
                                                                        45
                                                                                //void gf4v_mul_2_asm( sto_t *c, const sto_t *a )
72
           ldr a_0, [ptr_a, #0]
                                                                        46
                                                                                 .global gf4v_mul_2_asm
73
           ldr a_1, [ptr_a, #4]
                                                                        47
                                                                               gf4v_mul_2_asm:
74
           ldr b_0, [ptr_b, #0]
                                                                                     ldr r3, [r1]
                                                                                                          //load a0
                                                                        48
75
           ldr b_1, [ptr_b, #4]
76
77
           and buf0, a_0, b_0
                                                                        10
                                                                                     ldr r2, [r1, #4]
                                                                                                          //load a1
           and buf1, a_1, b_1
                                                                        50
                                                                                     eor r3, r3, r2
                                                                                                          //c1= a0 xor a1
           eor buf0, buf0, buf1
78
                                  //c 0
                                                                        51
                                                                                     //stm r0, {r2, r3}
           eor buf1, b_0, b_1
79
                                                                        52
                                                                                    str r2, [r0, #0]
80
           and a_1, a_1, buf1
                                                                                    str r3, [r0, #4]
                                                                        53
           and buf1, a_0, b_1
81
                                                                        54
                                                                                    bx lr
           eor buf1, buf1, buf2
                                  //c_1
           //stm ptr_c, {buf0, buf1}
84
           str buf0, [ptr_c, #0]
85
           str buf1, [ptr_c, #4]
86
        .unreq a_1
87
        .unreq ptr_a
88
        .unreg ptr b
89
        .unrea ptr c
90
        .unreg buf0
91
        .unreg buf1
92
        .unreq a_0
        .unreq buf2
93
95
      \equiv .unreq b_1
96
           pop {r4-r5}
           bx 1r
```

[표 18] BIKE Cortex-M4 구현

■ Window-Table 기반 Binary Field Multiplication의 경우 Cortex-M4 환경에서 현재 최적화된 연구는 없다. 다만 해당 연산을 대해서는 연산 부하 감소를 위해 Barrel Shifter를 통해 Shift 연산을 최적화하는 것이 중요하다는 것을 알 수 있다.

## 제 4 장 Cortex-M4 구현 기술 Tip 및 가이드

## 제 4.1 절 주파수 및 Cycles

#### □ CubelDE 동작 주파수 설정

■ CubelDE에는 각 프로젝트마다 보드의 동작 주파수와 함께 클럭 설정을 할 수 있는 기능을 지원한다. 해당 설정을 위해서는 프로젝트의 .ioc 파일을 연 뒤, 상단의 Clock Configuration으로 진입한다. 진입한 뒤에 아래와 같은 클럭 부분의 회로도가 나오게 된다.



[그림 15] Clock Configuration의 클럭 회로도

- 여기서 각 파트에 대한 설명은 다음과 같다
  - HCLK: Core Clock으로 실제 소스 코드를 동작시키는 클럭.
  - HSE: 외부에서 입력되는 높은 주파수의 클럭. 발진 소자 혹은 오실로스코프를 사용.
  - HSI: 내장되어 있는 발진 회로로부터 전원 인가 시 처음 동작하는 클럭. 약 1%의 오차율이 존재하며, 높은 정확도가 필요하지 않은 제품 개발 시 main clock으로 사용.
    - LSE: RTC에 사용되는 클럭으로 정확한 시간을 맞출 때 사용.
    - LSI: 내장된 발진 회로의 클럭으로 저전력 모드에서 동작할 수 있는 클럭. HSI와 달리 오차율 큼.
    - CSS: HSE 클럭에 문제가 발생할 경우 인터럽트 발생 및 HSI 클럭으로 변경하는 기능.
- 여기서 Main PLL과 AHB Prescaler 등을 통해 HCLK을 조절할 수 있다. 배율을 변경하며 원하는 클릭에 맞추는 방식으로 클릭을 설정한다.
- 단, 아래 그림과 같이 빨간색 박스가 표시되면 해당 MCU에서 구현될 수 없는 클럭이므로 주의해야 한다.



[그림 16] 구현 불가능 클럭 예시

#### 제 4.2 절 malloc

#### □ 임베디드 환경에서의 동적 할당

- 임베디드 환경에서는 일반적으로 동적 할당을 사용하지 않고, 전부 정적인 배열을 스택에 저장하여 사용한다.
- 동적 할당을 정적 배열로 바꾸기 위해서는 먼저 해당 배열이 항상 고정된 값을 할당하는지, 아니면 할당할 때마다 크기가 바뀌는지 알아야 할 필요가 있다. 만약 항상 고정된 값이 할당된다면 해당 크기만큼 정적 배열로 바꾸면 된다. 그러나 할당할 때마다 할당되는 크기가 바뀐다면 할당되는 크기의 최댓값을 알아야 한다. 해당 최댓값으로 배열을 크기를 정적 할당하면 기존에 동적 할당한 크기보다는 메모리 사용량이 증가하게 되지만, 동적 할당을 지양하는 임베디드 환경에서는 필요한 과정이다.
- KpqC 알고리즘 중 SMAUG-T를 예시로 들어, 동적 할당을 어떻게 정적 할당으로 바꾸는지 설명한다.
- SMAUG-T의 경우, sppoly 구조체의 sx 변수를 포인터로 두어 동적할당을 수행한다. 해당 변수는 동적 할당 할 때 SMAUG-T1 기준 최대 97바이트를 할당하며, 호출될 때마다 할당하는 크기가 다르다. 따라서 sx 변수의 최대 할당량인 97바이트만큼 할당하도록 정적으로 수정하였으며, sx 변수에 동적 할당 하는 함수가 호출되는 부분을 삭제함으로써 정적 배열로 변환 가능하다. sx 변수의 변경된 모습과 동적 할당 함수가 삭제된 것은 아래 그림에서 확인할 수 있다.

```
typedef struct {
    uint8_t* sx;
    uint8_t neg_start;
    uint8_t cnt;
} sppoly; // sparse poly
typedef struct {
    uint8_t sx[97];
    uint8_t neg_start;
    uint8_t cnt;
} sppoly; // sparse poly
```

[그림 17] 기존 sppoly 구조체(좌)와 정적 배열로 바꾼 sppoly 구조체(우)

```
for (unsigned long long i = 0; i < MODULE_RANK; ++i) {
    r[i].cnt = cnt_arr[i];
    r[i].sx = (uint8_t *)malloc(cnt_arr[i] * sizeof(uint8_t));
    r[i].neg_start = convToIdx(r[i].sx, r[i].cnt, res + (i * LWE_N), LWE_N);
}

for (unsigned long long i = 0; i < MODULE_RANK; ++i) {
    r[i].cnt = cnt_arr[i];
    r[i].neg_start = convToIdx(r[i].sx, r[i].cnt, res + (i * LWE_N), LWE_N);
}</pre>
```

[그림 18] 기존의 동적할당이 있는 코드(위)와 동적할당을 제거한 코드(아래)

## 제 4.3 절 flash-memory Writing and Read

#### □ Flash-memory에 읽고 쓰기

- STM 보드에서는 플래시 메모리 영역에 데이터를 읽고 쓸 수 있다. 플래시 메모리는 메모리 영역의 일부로, 프로그램이 동작하기 전에 저장된 데이터이며, 프로그램이 실행되면서 저장된 데이터를 읽거나 해당 영역에 다시 쓰는 것이 가능하다.
- CubeIDE에서는 플래시 메모리에 데이터를 올리기 위해서 해당 변수에 다음과 같은 attribute를 부여한다. - 예를 들어, unsigned char로 선언된 a 배열을 플래시 메모리에 올리기 위해서는 다음과 같이 작성한다.: \_\_attribute\_\_((section(".text"))) unsigned char a[] = { /\* 데이터 \*/ };

```
_attribute__((section(".text"))) <type> <variable_name>
```

- 이렇게 attribute가 부여된 변수는 CubeIDE에서 프로젝트를 빌드하고 실행할 때, 먼저 .text 영역에 데이터 가 플래시 된다. .text 영역은 플래시 메모리의 일부로, 결과적으로 플래시 메모리에 데이터를 쓴 것이다.
- KpqC 알고리즘을 통한 예시를 설명한다. 대상 알고리즘은 MQ-Sign으로, STM32429I-EVAL1 보드의 SRAM 크기를 초과하는 키 쌍 크기를 가진다. 그러나 해당 보드의 플래시 메모리는 2MB이기 때문에 키 쌍을 플래시 메모리에 저장한다면 충분히 구동이 가능하다.
- MQ-Sign의 공개키와 개인키를 사전에 생성한다. 이는 PC에서 직접 생성하며, 키 생성 함수를 통해 생성된 공개키와 개인키를 출력하여 사전에 만들 수 있다. 이렇게 생성한 키 쌍을 key.h 헤더를 만들어 추가한 뒤, 위와 같은 attribute를 부여한다. 이렇게 하여 키 쌍을 플래시 메모리에 탑재되도록한다.
- 그 뒤, 키 생성 함수를 제외한 서명 생성, 서명 검증 함수를 호출하여 서명의 유효성을 확인한다. 이를 위해서는 main 함수가 호출되는 .c 파일에 key.h 헤더를 include 해야 한다. 키 쌍을 저장하는 변수는 전역 변수로 사용할 수 있기 때문에 서명 생성 및 검증 과정에서 변수를 바로 사용할 수 있다.
- 마지막으로 프로젝트를 실행하면 키 쌍이 플래시 메모리에 탑재되며, 플래시 메모리에 탑재된 키를 읽어 서명을 생성 및 검증한다. 아래 그림과 같이 검증에 성공하며, 실제로 플래시 메모리에 저장된 키가 유효함을 확인할 수 있다.



[그림 19] MQ-Sign의 서명 생성 및 검증

#### Reference

- 1) Huang, Junhao, et al. "Revisiting Keccak and Dilithium Implementations on ARMv7-M." IACR Transactions on Cryptographic Hardware and Embedded Systems 2024.2 (2024): 1-24.
- 2) Huang, Junhao, et al. "Improved plantard arithmetic for lattice-based cryptography." IACR Transactions on Cryptographic Hardware and Embedded Systems 2022.4 (2022): 614-636.
- 3) Huang, Junhao, et al. "Improved plantard arithmetic for lattice-based cryptography." IACR Transactions on Cryptographic Hardware and Embedded Systems 2022.4 (2022): 614-636.
- 4) Abdulrahman, Amin, et al. "Faster kyber and dilithium on the cortex-m4." International Conference on Applied Cryptography and Network Security. Cham: Springer International Publishing, 2022.

  5) Bos, Joppe W., Joost Renes, and Amber Sprenkels. "Dilithium for memory constrained devices." International
- Conference on Cryptology in Africa. Cham: Springer Nature Switzerland, 2022.
- 6) Abdulrahman, A., Hwang, V., Kannwischer, M. J., & Sprenkels, D. (2022). Faster Kyber and Dilithium on the Cortex-M4. Cryptology ePrint Archive.
- 7) Becker, H., Hwang, V., Kannwischer, M. J., Yang, B. Y., & Yang, S. Y. (2021). Neon NTT: faster dilithium, kyber, and saber on cortex-a72 and apple M1. Cryptology ePrint Archive.